您現在的位置: 18luck新利全站下载 >> 行業分類>> PCB SMT PLD資料>> PLD可編程邏輯器件>> 資料信息

PLD設計問答解析(doc 22頁)

所屬分類:
PLD可編程邏輯器件
文件大小:
147 KB
下載地址:
相關資料:
pld設計
PLD設計問答解析(doc 22頁)內容簡介

1. 什麼是.scf?
答:SCF文件是MAXPLUSII的仿真文件, 可以在MP2中新建.

1. 用Altera_Cpld作了一個186(主CPU)控製sdram的控製接口, 發現問題:要使得sdram讀寫正確, 必須把186(主CPU)的clk送給sdram, 而不能把clk經cpld的延時送給sdram. 兩者相差僅僅4ns. 而時序通過邏輯分析儀測試沒有問題. 此程序在xilinx器件上沒有問題. 這是怎麼回事?
答:建議將所有控製和時鍾信號都從PLD輸出, 因為SDRAM對時鍾偏移(clock skew)很敏感, 而Altera的器件PLL允許對時鍾頻率和相位都進行完全控製. 因此, 對於所有使用SDRAM的設計, Altera的器件PLL必須生成SDRAM時鍾信號.
要利用SDRAM作為數據或程序存儲地址來完成設計, 是采用MegaWizard還是Plug-In Manager來將一個PLL在采用Quartus II軟件的設計中的頂層示例?可以選擇創建一個新的megafuntion變量, 然後在Plug-In manager中創建ALTCLKLOCK(I/P菜單)變量. 可以將PLL設置成多個, 或是將輸入劃分開來, 以適應設計需求. 一旦軟件生成PLL, 將其在設計中示例, 並使用PLL的“Clock”輸出以驅動CPU時鍾輸入和輸出IP引腳.


..............................

Baidu
map